Many
Manuals
search
Kategorie
Značky
Domů
Beckhoff
Zařízení
EtherCAT IP Core for Altera FPGAs v3.0.10
Uživatelský manuál
Beckhoff EtherCAT IP Core for Altera FPGAs v3.0.10 Uživatelský manuál Strana 3
Stažení
Sdílet
Sdílení
Přidat do mých příruček
Tisk
Strana
/
141
Tabulka s obsahem
KNIHY
Hodnocené
.
/ 5. Na základě
hodnocení zákazníků
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
DOCUMENT
HISTORY
Slave Controller
–
IP Core for Altera F
PGAs
III
-
III
DOCUMENT
HISTORY
Version
Comment
1.0
Initial release
EtherCAT IP Cor
e for Altera FPGAs
3.0.
10
1
2
3
4
5
6
7
8
...
140
141
® FPGAs
1
1 Overview
13
EtherCAT IP Core
14
Table 4: Release notes
18
Figure 3: Design flow
25
2 Features and Registers
28
(0x0108:0x0109)
29
Table 8: Legend
30
IP Core
31
V3.0.10
31
Table 10: Legend
33
3 IP Core Installation
38
Figure 5: License Setup
40
4 IP Core Usage
43
5 IP Core Configuration
44
Figure 8: Documentation
45
Figure 9: Product ID tab
46
09) is available if checked
51
6 Example Designs
61
7 FPGA Resource Consumption
69
8 IP Core Signals
71
CLK25_2NS
72
Table 20: SII EEPROM Signals
73
Table 21: LED Signals
73
PHY Management
75
Table 24: PHY Interface MII
76
Table 25: PHY Interface RMII
78
Table 28: Digital I/O PDI
82
Table 29: SPI PDI
83
Table 30: 8/16 Bit µC PDI
83
Table 31: 8 Bit µC PDI
83
Table 32: 16 Bit µC PDI
84
Table 33: Avalon PDI
84
Table 34: AXI3 PDI
85
9 Ethernet Interface
86
Ethernet PHY
87
RX_D[3:0]
91
10 PDI Description
99
Digital output pins
102
LATCH_IN
104
Figure 39: OUT_ENA timing
105
Table 46: SPI signals
106
Table 47: Address modes
107
SPI_DO (MISO)
112
SPI_DI (MOSI)
112
SPI_CLK*
112
SPI mode 1/3 SPI mode 0/2
113
PDI Description
114
16 bit µController, async
119
EtherCAT device
119
8 bit µController, async
120
(with preceding write access)
122
DATA0 DATA1 DATA2 DATA3
128
ADR+1 ADR+3ADR+2
128
Figure 57: AXI3 signals
129
Table 59: AXI3 signals
129
Figure 58: AXI Read Access
133
Figure 59: AXI Write Access
133
Output event time
134
Table 63: I²C EEPROM signals
135
Table 65: AC Characteristics
136
Table 66: Forwarding Delays
136
14 Synthesis Constraints
137
Synthesis Constraints
138
Synthesis Constraints
139
15 Appendix
141
Komentáře k této Příručce
Žádné komentáře
Publish
Související produkty a manuály pro Zařízení Beckhoff EtherCAT IP Core for Altera FPGAs v3.0.10
Zařízení Beckhoff EL9800 Basisplatine Uživatelský manuál
(31 stránky)
Zařízení Beckhoff EL9820 Evaluation Kits Uživatelský manuál
(9 stránky)
Zařízení Beckhoff EL9800 Basisplatine Uživatelský manuál
(33 stránky)
Zařízení Beckhoff EtherCAT IP Core for Xilinx FPGAs v3.00k Uživatelský manuál
(144 stránky)
Zařízení Beckhoff EL9820 Evaluation Kits Uživatelský manuál
(9 stránky)
Zařízení Beckhoff ET2000 Uživatelský manuál
(23 stránky)
Zařízení Beckhoff ET2000 Uživatelský manuál
(23 stránky)
Zařízení Beckhoff PHY Uživatelský manuál
(12 stránky)
Zařízení Beckhoff FB1111-014x Uživatelský manuál
(31 stránky)
Zařízení Beckhoff EtherCAT IP Core for Xilinx FPGAs v2.04e Uživatelský manuál
(126 stránky)
Zařízení Beckhoff ET1100 Uživatelský manuál
(52 stránky)
Zařízení Beckhoff EL9800 Uživatelský manuál
(36 stránky)
Zařízení Beckhoff EP-xxxx-xxxx Uživatelský manuál
(19 stránky)
Zařízení Beckhoff EP-xxxx-xxxx Uživatelský manuál
(19 stránky)
Zařízení Beckhoff EP-xxxx-xxxx Uživatelský manuál
(19 stránky)
Zařízení Beckhoff ET9300 Uživatelský manuál
(97 stránky)
Zařízení Beckhoff EP1xxx Uživatelský manuál
(69 stránky)
Zařízení Beckhoff EP1xxx Uživatelský manuál
(84 stránky)
Zařízení Beckhoff EP9128 Uživatelský manuál
(46 stránky)
Zařízení Beckhoff EP9128 Uživatelský manuál
(46 stránky)
Tisknout dokument
Tisknout stránku 3
Komentáře k této Příručce